forked from OSchip/llvm-project
[RISCV] Define the vfmin, vfmax RVV intrinsics
Define the vfmin, vfmax IR intrinsics for the respective V instructions. Authored-by: Roger Ferrer Ibanez <rofirrim@gmail.com> Co-Authored-by: Evandro Menezes <evandro.menezes@sifive.com> Differential Revision: https://reviews.llvm.org/D93673
This commit is contained in:
parent
0219cf7dfa
commit
4d47944393
|
@ -560,6 +560,9 @@ let TargetPrefix = "riscv" in {
|
||||||
defm vfmsub : RISCVTernaryAAXA;
|
defm vfmsub : RISCVTernaryAAXA;
|
||||||
defm vfnmsub : RISCVTernaryAAXA;
|
defm vfnmsub : RISCVTernaryAAXA;
|
||||||
|
|
||||||
|
defm vfmin : RISCVBinaryAAX;
|
||||||
|
defm vfmax : RISCVBinaryAAX;
|
||||||
|
|
||||||
defm vfsgnj : RISCVBinaryAAX;
|
defm vfsgnj : RISCVBinaryAAX;
|
||||||
defm vfsgnjn : RISCVBinaryAAX;
|
defm vfsgnjn : RISCVBinaryAAX;
|
||||||
defm vfsgnjx : RISCVBinaryAAX;
|
defm vfsgnjx : RISCVBinaryAAX;
|
||||||
|
|
|
@ -1953,6 +1953,12 @@ defm PseudoVFNMADD : VPseudoTernaryV_VV_VX_AAXA</*IsFloat*/true>;
|
||||||
defm PseudoVFMSUB : VPseudoTernaryV_VV_VX_AAXA</*IsFloat*/true>;
|
defm PseudoVFMSUB : VPseudoTernaryV_VV_VX_AAXA</*IsFloat*/true>;
|
||||||
defm PseudoVFNMSUB : VPseudoTernaryV_VV_VX_AAXA</*IsFloat*/true>;
|
defm PseudoVFNMSUB : VPseudoTernaryV_VV_VX_AAXA</*IsFloat*/true>;
|
||||||
|
|
||||||
|
//===----------------------------------------------------------------------===//
|
||||||
|
// 14.9. Vector Floating-Point Min/Max Instructions
|
||||||
|
//===----------------------------------------------------------------------===//
|
||||||
|
defm PseudoVFMIN : VPseudoBinaryV_VV_VX</*IsFloat=*/1>;
|
||||||
|
defm PseudoVFMAX : VPseudoBinaryV_VV_VX</*IsFloat=*/1>;
|
||||||
|
|
||||||
//===----------------------------------------------------------------------===//
|
//===----------------------------------------------------------------------===//
|
||||||
// 14.12. Vector Floating-Point Sign-Injection Instructions
|
// 14.12. Vector Floating-Point Sign-Injection Instructions
|
||||||
//===----------------------------------------------------------------------===//
|
//===----------------------------------------------------------------------===//
|
||||||
|
@ -2346,6 +2352,12 @@ defm "" : VPatTernaryV_VV_VX_AAXA<"int_riscv_vfnmadd", "PseudoVFNMADD", AllFloat
|
||||||
defm "" : VPatTernaryV_VV_VX_AAXA<"int_riscv_vfmsub", "PseudoVFMSUB", AllFloatVectors>;
|
defm "" : VPatTernaryV_VV_VX_AAXA<"int_riscv_vfmsub", "PseudoVFMSUB", AllFloatVectors>;
|
||||||
defm "" : VPatTernaryV_VV_VX_AAXA<"int_riscv_vfnmsub", "PseudoVFNMSUB", AllFloatVectors>;
|
defm "" : VPatTernaryV_VV_VX_AAXA<"int_riscv_vfnmsub", "PseudoVFNMSUB", AllFloatVectors>;
|
||||||
|
|
||||||
|
//===----------------------------------------------------------------------===//
|
||||||
|
// 14.9. Vector Floating-Point Min/Max Instructions
|
||||||
|
//===----------------------------------------------------------------------===//
|
||||||
|
defm "" : VPatBinaryV_VV_VX<"int_riscv_vfmin", "PseudoVFMIN", AllFloatVectors>;
|
||||||
|
defm "" : VPatBinaryV_VV_VX<"int_riscv_vfmax", "PseudoVFMAX", AllFloatVectors>;
|
||||||
|
|
||||||
//===----------------------------------------------------------------------===//
|
//===----------------------------------------------------------------------===//
|
||||||
// 14.12. Vector Floating-Point Sign-Injection Instructions
|
// 14.12. Vector Floating-Point Sign-Injection Instructions
|
||||||
//===----------------------------------------------------------------------===//
|
//===----------------------------------------------------------------------===//
|
||||||
|
|
|
@ -0,0 +1,881 @@
|
||||||
|
; RUN: llc -mtriple=riscv32 -mattr=+experimental-v,+f,+experimental-zfh -verify-machineinstrs \
|
||||||
|
; RUN: --riscv-no-aliases < %s | FileCheck %s
|
||||||
|
declare <vscale x 1 x half> @llvm.riscv.vfmax.nxv1f16.nxv1f16(
|
||||||
|
<vscale x 1 x half>,
|
||||||
|
<vscale x 1 x half>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 1 x half> @intrinsic_vfmax_vv_nxv1f16_nxv1f16_nxv1f16(<vscale x 1 x half> %0, <vscale x 1 x half> %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_vv_nxv1f16_nxv1f16_nxv1f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,mf4,ta,mu
|
||||||
|
; CHECK: vfmax.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}
|
||||||
|
%a = call <vscale x 1 x half> @llvm.riscv.vfmax.nxv1f16.nxv1f16(
|
||||||
|
<vscale x 1 x half> %0,
|
||||||
|
<vscale x 1 x half> %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 1 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 1 x half> @llvm.riscv.vfmax.mask.nxv1f16.nxv1f16(
|
||||||
|
<vscale x 1 x half>,
|
||||||
|
<vscale x 1 x half>,
|
||||||
|
<vscale x 1 x half>,
|
||||||
|
<vscale x 1 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 1 x half> @intrinsic_vfmax_mask_vv_nxv1f16_nxv1f16_nxv1f16(<vscale x 1 x half> %0, <vscale x 1 x half> %1, <vscale x 1 x half> %2, <vscale x 1 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_mask_vv_nxv1f16_nxv1f16_nxv1f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,mf4,ta,mu
|
||||||
|
; CHECK: vfmax.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 1 x half> @llvm.riscv.vfmax.mask.nxv1f16.nxv1f16(
|
||||||
|
<vscale x 1 x half> %0,
|
||||||
|
<vscale x 1 x half> %1,
|
||||||
|
<vscale x 1 x half> %2,
|
||||||
|
<vscale x 1 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 1 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 2 x half> @llvm.riscv.vfmax.nxv2f16.nxv2f16(
|
||||||
|
<vscale x 2 x half>,
|
||||||
|
<vscale x 2 x half>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 2 x half> @intrinsic_vfmax_vv_nxv2f16_nxv2f16_nxv2f16(<vscale x 2 x half> %0, <vscale x 2 x half> %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_vv_nxv2f16_nxv2f16_nxv2f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,mf2,ta,mu
|
||||||
|
; CHECK: vfmax.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}
|
||||||
|
%a = call <vscale x 2 x half> @llvm.riscv.vfmax.nxv2f16.nxv2f16(
|
||||||
|
<vscale x 2 x half> %0,
|
||||||
|
<vscale x 2 x half> %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 2 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 2 x half> @llvm.riscv.vfmax.mask.nxv2f16.nxv2f16(
|
||||||
|
<vscale x 2 x half>,
|
||||||
|
<vscale x 2 x half>,
|
||||||
|
<vscale x 2 x half>,
|
||||||
|
<vscale x 2 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 2 x half> @intrinsic_vfmax_mask_vv_nxv2f16_nxv2f16_nxv2f16(<vscale x 2 x half> %0, <vscale x 2 x half> %1, <vscale x 2 x half> %2, <vscale x 2 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_mask_vv_nxv2f16_nxv2f16_nxv2f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,mf2,ta,mu
|
||||||
|
; CHECK: vfmax.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 2 x half> @llvm.riscv.vfmax.mask.nxv2f16.nxv2f16(
|
||||||
|
<vscale x 2 x half> %0,
|
||||||
|
<vscale x 2 x half> %1,
|
||||||
|
<vscale x 2 x half> %2,
|
||||||
|
<vscale x 2 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 2 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 4 x half> @llvm.riscv.vfmax.nxv4f16.nxv4f16(
|
||||||
|
<vscale x 4 x half>,
|
||||||
|
<vscale x 4 x half>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 4 x half> @intrinsic_vfmax_vv_nxv4f16_nxv4f16_nxv4f16(<vscale x 4 x half> %0, <vscale x 4 x half> %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_vv_nxv4f16_nxv4f16_nxv4f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m1,ta,mu
|
||||||
|
; CHECK: vfmax.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}
|
||||||
|
%a = call <vscale x 4 x half> @llvm.riscv.vfmax.nxv4f16.nxv4f16(
|
||||||
|
<vscale x 4 x half> %0,
|
||||||
|
<vscale x 4 x half> %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 4 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 4 x half> @llvm.riscv.vfmax.mask.nxv4f16.nxv4f16(
|
||||||
|
<vscale x 4 x half>,
|
||||||
|
<vscale x 4 x half>,
|
||||||
|
<vscale x 4 x half>,
|
||||||
|
<vscale x 4 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 4 x half> @intrinsic_vfmax_mask_vv_nxv4f16_nxv4f16_nxv4f16(<vscale x 4 x half> %0, <vscale x 4 x half> %1, <vscale x 4 x half> %2, <vscale x 4 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_mask_vv_nxv4f16_nxv4f16_nxv4f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m1,ta,mu
|
||||||
|
; CHECK: vfmax.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 4 x half> @llvm.riscv.vfmax.mask.nxv4f16.nxv4f16(
|
||||||
|
<vscale x 4 x half> %0,
|
||||||
|
<vscale x 4 x half> %1,
|
||||||
|
<vscale x 4 x half> %2,
|
||||||
|
<vscale x 4 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 4 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 8 x half> @llvm.riscv.vfmax.nxv8f16.nxv8f16(
|
||||||
|
<vscale x 8 x half>,
|
||||||
|
<vscale x 8 x half>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 8 x half> @intrinsic_vfmax_vv_nxv8f16_nxv8f16_nxv8f16(<vscale x 8 x half> %0, <vscale x 8 x half> %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_vv_nxv8f16_nxv8f16_nxv8f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m2,ta,mu
|
||||||
|
; CHECK: vfmax.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}
|
||||||
|
%a = call <vscale x 8 x half> @llvm.riscv.vfmax.nxv8f16.nxv8f16(
|
||||||
|
<vscale x 8 x half> %0,
|
||||||
|
<vscale x 8 x half> %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 8 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 8 x half> @llvm.riscv.vfmax.mask.nxv8f16.nxv8f16(
|
||||||
|
<vscale x 8 x half>,
|
||||||
|
<vscale x 8 x half>,
|
||||||
|
<vscale x 8 x half>,
|
||||||
|
<vscale x 8 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 8 x half> @intrinsic_vfmax_mask_vv_nxv8f16_nxv8f16_nxv8f16(<vscale x 8 x half> %0, <vscale x 8 x half> %1, <vscale x 8 x half> %2, <vscale x 8 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_mask_vv_nxv8f16_nxv8f16_nxv8f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m2,ta,mu
|
||||||
|
; CHECK: vfmax.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 8 x half> @llvm.riscv.vfmax.mask.nxv8f16.nxv8f16(
|
||||||
|
<vscale x 8 x half> %0,
|
||||||
|
<vscale x 8 x half> %1,
|
||||||
|
<vscale x 8 x half> %2,
|
||||||
|
<vscale x 8 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 8 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 16 x half> @llvm.riscv.vfmax.nxv16f16.nxv16f16(
|
||||||
|
<vscale x 16 x half>,
|
||||||
|
<vscale x 16 x half>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 16 x half> @intrinsic_vfmax_vv_nxv16f16_nxv16f16_nxv16f16(<vscale x 16 x half> %0, <vscale x 16 x half> %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_vv_nxv16f16_nxv16f16_nxv16f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m4,ta,mu
|
||||||
|
; CHECK: vfmax.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}
|
||||||
|
%a = call <vscale x 16 x half> @llvm.riscv.vfmax.nxv16f16.nxv16f16(
|
||||||
|
<vscale x 16 x half> %0,
|
||||||
|
<vscale x 16 x half> %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 16 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 16 x half> @llvm.riscv.vfmax.mask.nxv16f16.nxv16f16(
|
||||||
|
<vscale x 16 x half>,
|
||||||
|
<vscale x 16 x half>,
|
||||||
|
<vscale x 16 x half>,
|
||||||
|
<vscale x 16 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 16 x half> @intrinsic_vfmax_mask_vv_nxv16f16_nxv16f16_nxv16f16(<vscale x 16 x half> %0, <vscale x 16 x half> %1, <vscale x 16 x half> %2, <vscale x 16 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_mask_vv_nxv16f16_nxv16f16_nxv16f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m4,ta,mu
|
||||||
|
; CHECK: vfmax.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 16 x half> @llvm.riscv.vfmax.mask.nxv16f16.nxv16f16(
|
||||||
|
<vscale x 16 x half> %0,
|
||||||
|
<vscale x 16 x half> %1,
|
||||||
|
<vscale x 16 x half> %2,
|
||||||
|
<vscale x 16 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 16 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 32 x half> @llvm.riscv.vfmax.nxv32f16.nxv32f16(
|
||||||
|
<vscale x 32 x half>,
|
||||||
|
<vscale x 32 x half>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 32 x half> @intrinsic_vfmax_vv_nxv32f16_nxv32f16_nxv32f16(<vscale x 32 x half> %0, <vscale x 32 x half> %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_vv_nxv32f16_nxv32f16_nxv32f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m8,ta,mu
|
||||||
|
; CHECK: vfmax.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}
|
||||||
|
%a = call <vscale x 32 x half> @llvm.riscv.vfmax.nxv32f16.nxv32f16(
|
||||||
|
<vscale x 32 x half> %0,
|
||||||
|
<vscale x 32 x half> %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 32 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 32 x half> @llvm.riscv.vfmax.mask.nxv32f16.nxv32f16(
|
||||||
|
<vscale x 32 x half>,
|
||||||
|
<vscale x 32 x half>,
|
||||||
|
<vscale x 32 x half>,
|
||||||
|
<vscale x 32 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 32 x half> @intrinsic_vfmax_mask_vv_nxv32f16_nxv32f16_nxv32f16(<vscale x 32 x half> %0, <vscale x 32 x half> %1, <vscale x 32 x half> %2, <vscale x 32 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_mask_vv_nxv32f16_nxv32f16_nxv32f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m8,ta,mu
|
||||||
|
; CHECK: vfmax.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 32 x half> @llvm.riscv.vfmax.mask.nxv32f16.nxv32f16(
|
||||||
|
<vscale x 32 x half> %0,
|
||||||
|
<vscale x 32 x half> %1,
|
||||||
|
<vscale x 32 x half> %2,
|
||||||
|
<vscale x 32 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 32 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 1 x float> @llvm.riscv.vfmax.nxv1f32.nxv1f32(
|
||||||
|
<vscale x 1 x float>,
|
||||||
|
<vscale x 1 x float>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 1 x float> @intrinsic_vfmax_vv_nxv1f32_nxv1f32_nxv1f32(<vscale x 1 x float> %0, <vscale x 1 x float> %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_vv_nxv1f32_nxv1f32_nxv1f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,mf2,ta,mu
|
||||||
|
; CHECK: vfmax.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}
|
||||||
|
%a = call <vscale x 1 x float> @llvm.riscv.vfmax.nxv1f32.nxv1f32(
|
||||||
|
<vscale x 1 x float> %0,
|
||||||
|
<vscale x 1 x float> %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 1 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 1 x float> @llvm.riscv.vfmax.mask.nxv1f32.nxv1f32(
|
||||||
|
<vscale x 1 x float>,
|
||||||
|
<vscale x 1 x float>,
|
||||||
|
<vscale x 1 x float>,
|
||||||
|
<vscale x 1 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 1 x float> @intrinsic_vfmax_mask_vv_nxv1f32_nxv1f32_nxv1f32(<vscale x 1 x float> %0, <vscale x 1 x float> %1, <vscale x 1 x float> %2, <vscale x 1 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_mask_vv_nxv1f32_nxv1f32_nxv1f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,mf2,ta,mu
|
||||||
|
; CHECK: vfmax.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 1 x float> @llvm.riscv.vfmax.mask.nxv1f32.nxv1f32(
|
||||||
|
<vscale x 1 x float> %0,
|
||||||
|
<vscale x 1 x float> %1,
|
||||||
|
<vscale x 1 x float> %2,
|
||||||
|
<vscale x 1 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 1 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 2 x float> @llvm.riscv.vfmax.nxv2f32.nxv2f32(
|
||||||
|
<vscale x 2 x float>,
|
||||||
|
<vscale x 2 x float>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 2 x float> @intrinsic_vfmax_vv_nxv2f32_nxv2f32_nxv2f32(<vscale x 2 x float> %0, <vscale x 2 x float> %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_vv_nxv2f32_nxv2f32_nxv2f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m1,ta,mu
|
||||||
|
; CHECK: vfmax.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}
|
||||||
|
%a = call <vscale x 2 x float> @llvm.riscv.vfmax.nxv2f32.nxv2f32(
|
||||||
|
<vscale x 2 x float> %0,
|
||||||
|
<vscale x 2 x float> %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 2 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 2 x float> @llvm.riscv.vfmax.mask.nxv2f32.nxv2f32(
|
||||||
|
<vscale x 2 x float>,
|
||||||
|
<vscale x 2 x float>,
|
||||||
|
<vscale x 2 x float>,
|
||||||
|
<vscale x 2 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 2 x float> @intrinsic_vfmax_mask_vv_nxv2f32_nxv2f32_nxv2f32(<vscale x 2 x float> %0, <vscale x 2 x float> %1, <vscale x 2 x float> %2, <vscale x 2 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_mask_vv_nxv2f32_nxv2f32_nxv2f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m1,ta,mu
|
||||||
|
; CHECK: vfmax.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 2 x float> @llvm.riscv.vfmax.mask.nxv2f32.nxv2f32(
|
||||||
|
<vscale x 2 x float> %0,
|
||||||
|
<vscale x 2 x float> %1,
|
||||||
|
<vscale x 2 x float> %2,
|
||||||
|
<vscale x 2 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 2 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 4 x float> @llvm.riscv.vfmax.nxv4f32.nxv4f32(
|
||||||
|
<vscale x 4 x float>,
|
||||||
|
<vscale x 4 x float>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 4 x float> @intrinsic_vfmax_vv_nxv4f32_nxv4f32_nxv4f32(<vscale x 4 x float> %0, <vscale x 4 x float> %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_vv_nxv4f32_nxv4f32_nxv4f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m2,ta,mu
|
||||||
|
; CHECK: vfmax.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}
|
||||||
|
%a = call <vscale x 4 x float> @llvm.riscv.vfmax.nxv4f32.nxv4f32(
|
||||||
|
<vscale x 4 x float> %0,
|
||||||
|
<vscale x 4 x float> %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 4 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 4 x float> @llvm.riscv.vfmax.mask.nxv4f32.nxv4f32(
|
||||||
|
<vscale x 4 x float>,
|
||||||
|
<vscale x 4 x float>,
|
||||||
|
<vscale x 4 x float>,
|
||||||
|
<vscale x 4 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 4 x float> @intrinsic_vfmax_mask_vv_nxv4f32_nxv4f32_nxv4f32(<vscale x 4 x float> %0, <vscale x 4 x float> %1, <vscale x 4 x float> %2, <vscale x 4 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_mask_vv_nxv4f32_nxv4f32_nxv4f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m2,ta,mu
|
||||||
|
; CHECK: vfmax.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 4 x float> @llvm.riscv.vfmax.mask.nxv4f32.nxv4f32(
|
||||||
|
<vscale x 4 x float> %0,
|
||||||
|
<vscale x 4 x float> %1,
|
||||||
|
<vscale x 4 x float> %2,
|
||||||
|
<vscale x 4 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 4 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 8 x float> @llvm.riscv.vfmax.nxv8f32.nxv8f32(
|
||||||
|
<vscale x 8 x float>,
|
||||||
|
<vscale x 8 x float>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 8 x float> @intrinsic_vfmax_vv_nxv8f32_nxv8f32_nxv8f32(<vscale x 8 x float> %0, <vscale x 8 x float> %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_vv_nxv8f32_nxv8f32_nxv8f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m4,ta,mu
|
||||||
|
; CHECK: vfmax.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}
|
||||||
|
%a = call <vscale x 8 x float> @llvm.riscv.vfmax.nxv8f32.nxv8f32(
|
||||||
|
<vscale x 8 x float> %0,
|
||||||
|
<vscale x 8 x float> %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 8 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 8 x float> @llvm.riscv.vfmax.mask.nxv8f32.nxv8f32(
|
||||||
|
<vscale x 8 x float>,
|
||||||
|
<vscale x 8 x float>,
|
||||||
|
<vscale x 8 x float>,
|
||||||
|
<vscale x 8 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 8 x float> @intrinsic_vfmax_mask_vv_nxv8f32_nxv8f32_nxv8f32(<vscale x 8 x float> %0, <vscale x 8 x float> %1, <vscale x 8 x float> %2, <vscale x 8 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_mask_vv_nxv8f32_nxv8f32_nxv8f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m4,ta,mu
|
||||||
|
; CHECK: vfmax.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 8 x float> @llvm.riscv.vfmax.mask.nxv8f32.nxv8f32(
|
||||||
|
<vscale x 8 x float> %0,
|
||||||
|
<vscale x 8 x float> %1,
|
||||||
|
<vscale x 8 x float> %2,
|
||||||
|
<vscale x 8 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 8 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 16 x float> @llvm.riscv.vfmax.nxv16f32.nxv16f32(
|
||||||
|
<vscale x 16 x float>,
|
||||||
|
<vscale x 16 x float>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 16 x float> @intrinsic_vfmax_vv_nxv16f32_nxv16f32_nxv16f32(<vscale x 16 x float> %0, <vscale x 16 x float> %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_vv_nxv16f32_nxv16f32_nxv16f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m8,ta,mu
|
||||||
|
; CHECK: vfmax.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}
|
||||||
|
%a = call <vscale x 16 x float> @llvm.riscv.vfmax.nxv16f32.nxv16f32(
|
||||||
|
<vscale x 16 x float> %0,
|
||||||
|
<vscale x 16 x float> %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 16 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 16 x float> @llvm.riscv.vfmax.mask.nxv16f32.nxv16f32(
|
||||||
|
<vscale x 16 x float>,
|
||||||
|
<vscale x 16 x float>,
|
||||||
|
<vscale x 16 x float>,
|
||||||
|
<vscale x 16 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 16 x float> @intrinsic_vfmax_mask_vv_nxv16f32_nxv16f32_nxv16f32(<vscale x 16 x float> %0, <vscale x 16 x float> %1, <vscale x 16 x float> %2, <vscale x 16 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_mask_vv_nxv16f32_nxv16f32_nxv16f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m8,ta,mu
|
||||||
|
; CHECK: vfmax.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 16 x float> @llvm.riscv.vfmax.mask.nxv16f32.nxv16f32(
|
||||||
|
<vscale x 16 x float> %0,
|
||||||
|
<vscale x 16 x float> %1,
|
||||||
|
<vscale x 16 x float> %2,
|
||||||
|
<vscale x 16 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 16 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 1 x half> @llvm.riscv.vfmax.nxv1f16.f16(
|
||||||
|
<vscale x 1 x half>,
|
||||||
|
half,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 1 x half> @intrinsic_vfmax_vf_nxv1f16_nxv1f16_f16(<vscale x 1 x half> %0, half %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_vf_nxv1f16_nxv1f16_f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,mf4,ta,mu
|
||||||
|
; CHECK: vfmax.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}
|
||||||
|
%a = call <vscale x 1 x half> @llvm.riscv.vfmax.nxv1f16.f16(
|
||||||
|
<vscale x 1 x half> %0,
|
||||||
|
half %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 1 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 1 x half> @llvm.riscv.vfmax.mask.nxv1f16.f16(
|
||||||
|
<vscale x 1 x half>,
|
||||||
|
<vscale x 1 x half>,
|
||||||
|
half,
|
||||||
|
<vscale x 1 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 1 x half> @intrinsic_vfmax_mask_vf_nxv1f16_nxv1f16_f16(<vscale x 1 x half> %0, <vscale x 1 x half> %1, half %2, <vscale x 1 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_mask_vf_nxv1f16_nxv1f16_f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,mf4,ta,mu
|
||||||
|
; CHECK: vfmax.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 1 x half> @llvm.riscv.vfmax.mask.nxv1f16.f16(
|
||||||
|
<vscale x 1 x half> %0,
|
||||||
|
<vscale x 1 x half> %1,
|
||||||
|
half %2,
|
||||||
|
<vscale x 1 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 1 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 2 x half> @llvm.riscv.vfmax.nxv2f16.f16(
|
||||||
|
<vscale x 2 x half>,
|
||||||
|
half,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 2 x half> @intrinsic_vfmax_vf_nxv2f16_nxv2f16_f16(<vscale x 2 x half> %0, half %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_vf_nxv2f16_nxv2f16_f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,mf2,ta,mu
|
||||||
|
; CHECK: vfmax.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}
|
||||||
|
%a = call <vscale x 2 x half> @llvm.riscv.vfmax.nxv2f16.f16(
|
||||||
|
<vscale x 2 x half> %0,
|
||||||
|
half %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 2 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 2 x half> @llvm.riscv.vfmax.mask.nxv2f16.f16(
|
||||||
|
<vscale x 2 x half>,
|
||||||
|
<vscale x 2 x half>,
|
||||||
|
half,
|
||||||
|
<vscale x 2 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 2 x half> @intrinsic_vfmax_mask_vf_nxv2f16_nxv2f16_f16(<vscale x 2 x half> %0, <vscale x 2 x half> %1, half %2, <vscale x 2 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_mask_vf_nxv2f16_nxv2f16_f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,mf2,ta,mu
|
||||||
|
; CHECK: vfmax.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 2 x half> @llvm.riscv.vfmax.mask.nxv2f16.f16(
|
||||||
|
<vscale x 2 x half> %0,
|
||||||
|
<vscale x 2 x half> %1,
|
||||||
|
half %2,
|
||||||
|
<vscale x 2 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 2 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 4 x half> @llvm.riscv.vfmax.nxv4f16.f16(
|
||||||
|
<vscale x 4 x half>,
|
||||||
|
half,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 4 x half> @intrinsic_vfmax_vf_nxv4f16_nxv4f16_f16(<vscale x 4 x half> %0, half %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_vf_nxv4f16_nxv4f16_f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m1,ta,mu
|
||||||
|
; CHECK: vfmax.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}
|
||||||
|
%a = call <vscale x 4 x half> @llvm.riscv.vfmax.nxv4f16.f16(
|
||||||
|
<vscale x 4 x half> %0,
|
||||||
|
half %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 4 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 4 x half> @llvm.riscv.vfmax.mask.nxv4f16.f16(
|
||||||
|
<vscale x 4 x half>,
|
||||||
|
<vscale x 4 x half>,
|
||||||
|
half,
|
||||||
|
<vscale x 4 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 4 x half> @intrinsic_vfmax_mask_vf_nxv4f16_nxv4f16_f16(<vscale x 4 x half> %0, <vscale x 4 x half> %1, half %2, <vscale x 4 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_mask_vf_nxv4f16_nxv4f16_f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m1,ta,mu
|
||||||
|
; CHECK: vfmax.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 4 x half> @llvm.riscv.vfmax.mask.nxv4f16.f16(
|
||||||
|
<vscale x 4 x half> %0,
|
||||||
|
<vscale x 4 x half> %1,
|
||||||
|
half %2,
|
||||||
|
<vscale x 4 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 4 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 8 x half> @llvm.riscv.vfmax.nxv8f16.f16(
|
||||||
|
<vscale x 8 x half>,
|
||||||
|
half,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 8 x half> @intrinsic_vfmax_vf_nxv8f16_nxv8f16_f16(<vscale x 8 x half> %0, half %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_vf_nxv8f16_nxv8f16_f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m2,ta,mu
|
||||||
|
; CHECK: vfmax.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}
|
||||||
|
%a = call <vscale x 8 x half> @llvm.riscv.vfmax.nxv8f16.f16(
|
||||||
|
<vscale x 8 x half> %0,
|
||||||
|
half %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 8 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 8 x half> @llvm.riscv.vfmax.mask.nxv8f16.f16(
|
||||||
|
<vscale x 8 x half>,
|
||||||
|
<vscale x 8 x half>,
|
||||||
|
half,
|
||||||
|
<vscale x 8 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 8 x half> @intrinsic_vfmax_mask_vf_nxv8f16_nxv8f16_f16(<vscale x 8 x half> %0, <vscale x 8 x half> %1, half %2, <vscale x 8 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_mask_vf_nxv8f16_nxv8f16_f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m2,ta,mu
|
||||||
|
; CHECK: vfmax.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 8 x half> @llvm.riscv.vfmax.mask.nxv8f16.f16(
|
||||||
|
<vscale x 8 x half> %0,
|
||||||
|
<vscale x 8 x half> %1,
|
||||||
|
half %2,
|
||||||
|
<vscale x 8 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 8 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 16 x half> @llvm.riscv.vfmax.nxv16f16.f16(
|
||||||
|
<vscale x 16 x half>,
|
||||||
|
half,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 16 x half> @intrinsic_vfmax_vf_nxv16f16_nxv16f16_f16(<vscale x 16 x half> %0, half %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_vf_nxv16f16_nxv16f16_f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m4,ta,mu
|
||||||
|
; CHECK: vfmax.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}
|
||||||
|
%a = call <vscale x 16 x half> @llvm.riscv.vfmax.nxv16f16.f16(
|
||||||
|
<vscale x 16 x half> %0,
|
||||||
|
half %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 16 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 16 x half> @llvm.riscv.vfmax.mask.nxv16f16.f16(
|
||||||
|
<vscale x 16 x half>,
|
||||||
|
<vscale x 16 x half>,
|
||||||
|
half,
|
||||||
|
<vscale x 16 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 16 x half> @intrinsic_vfmax_mask_vf_nxv16f16_nxv16f16_f16(<vscale x 16 x half> %0, <vscale x 16 x half> %1, half %2, <vscale x 16 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_mask_vf_nxv16f16_nxv16f16_f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m4,ta,mu
|
||||||
|
; CHECK: vfmax.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 16 x half> @llvm.riscv.vfmax.mask.nxv16f16.f16(
|
||||||
|
<vscale x 16 x half> %0,
|
||||||
|
<vscale x 16 x half> %1,
|
||||||
|
half %2,
|
||||||
|
<vscale x 16 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 16 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 32 x half> @llvm.riscv.vfmax.nxv32f16.f16(
|
||||||
|
<vscale x 32 x half>,
|
||||||
|
half,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 32 x half> @intrinsic_vfmax_vf_nxv32f16_nxv32f16_f16(<vscale x 32 x half> %0, half %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_vf_nxv32f16_nxv32f16_f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m8,ta,mu
|
||||||
|
; CHECK: vfmax.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}
|
||||||
|
%a = call <vscale x 32 x half> @llvm.riscv.vfmax.nxv32f16.f16(
|
||||||
|
<vscale x 32 x half> %0,
|
||||||
|
half %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 32 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 32 x half> @llvm.riscv.vfmax.mask.nxv32f16.f16(
|
||||||
|
<vscale x 32 x half>,
|
||||||
|
<vscale x 32 x half>,
|
||||||
|
half,
|
||||||
|
<vscale x 32 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 32 x half> @intrinsic_vfmax_mask_vf_nxv32f16_nxv32f16_f16(<vscale x 32 x half> %0, <vscale x 32 x half> %1, half %2, <vscale x 32 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_mask_vf_nxv32f16_nxv32f16_f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m8,ta,mu
|
||||||
|
; CHECK: vfmax.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 32 x half> @llvm.riscv.vfmax.mask.nxv32f16.f16(
|
||||||
|
<vscale x 32 x half> %0,
|
||||||
|
<vscale x 32 x half> %1,
|
||||||
|
half %2,
|
||||||
|
<vscale x 32 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 32 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 1 x float> @llvm.riscv.vfmax.nxv1f32.f32(
|
||||||
|
<vscale x 1 x float>,
|
||||||
|
float,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 1 x float> @intrinsic_vfmax_vf_nxv1f32_nxv1f32_f32(<vscale x 1 x float> %0, float %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_vf_nxv1f32_nxv1f32_f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,mf2,ta,mu
|
||||||
|
; CHECK: vfmax.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}
|
||||||
|
%a = call <vscale x 1 x float> @llvm.riscv.vfmax.nxv1f32.f32(
|
||||||
|
<vscale x 1 x float> %0,
|
||||||
|
float %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 1 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 1 x float> @llvm.riscv.vfmax.mask.nxv1f32.f32(
|
||||||
|
<vscale x 1 x float>,
|
||||||
|
<vscale x 1 x float>,
|
||||||
|
float,
|
||||||
|
<vscale x 1 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 1 x float> @intrinsic_vfmax_mask_vf_nxv1f32_nxv1f32_f32(<vscale x 1 x float> %0, <vscale x 1 x float> %1, float %2, <vscale x 1 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_mask_vf_nxv1f32_nxv1f32_f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,mf2,ta,mu
|
||||||
|
; CHECK: vfmax.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 1 x float> @llvm.riscv.vfmax.mask.nxv1f32.f32(
|
||||||
|
<vscale x 1 x float> %0,
|
||||||
|
<vscale x 1 x float> %1,
|
||||||
|
float %2,
|
||||||
|
<vscale x 1 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 1 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 2 x float> @llvm.riscv.vfmax.nxv2f32.f32(
|
||||||
|
<vscale x 2 x float>,
|
||||||
|
float,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 2 x float> @intrinsic_vfmax_vf_nxv2f32_nxv2f32_f32(<vscale x 2 x float> %0, float %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_vf_nxv2f32_nxv2f32_f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m1,ta,mu
|
||||||
|
; CHECK: vfmax.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}
|
||||||
|
%a = call <vscale x 2 x float> @llvm.riscv.vfmax.nxv2f32.f32(
|
||||||
|
<vscale x 2 x float> %0,
|
||||||
|
float %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 2 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 2 x float> @llvm.riscv.vfmax.mask.nxv2f32.f32(
|
||||||
|
<vscale x 2 x float>,
|
||||||
|
<vscale x 2 x float>,
|
||||||
|
float,
|
||||||
|
<vscale x 2 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 2 x float> @intrinsic_vfmax_mask_vf_nxv2f32_nxv2f32_f32(<vscale x 2 x float> %0, <vscale x 2 x float> %1, float %2, <vscale x 2 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_mask_vf_nxv2f32_nxv2f32_f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m1,ta,mu
|
||||||
|
; CHECK: vfmax.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 2 x float> @llvm.riscv.vfmax.mask.nxv2f32.f32(
|
||||||
|
<vscale x 2 x float> %0,
|
||||||
|
<vscale x 2 x float> %1,
|
||||||
|
float %2,
|
||||||
|
<vscale x 2 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 2 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 4 x float> @llvm.riscv.vfmax.nxv4f32.f32(
|
||||||
|
<vscale x 4 x float>,
|
||||||
|
float,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 4 x float> @intrinsic_vfmax_vf_nxv4f32_nxv4f32_f32(<vscale x 4 x float> %0, float %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_vf_nxv4f32_nxv4f32_f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m2,ta,mu
|
||||||
|
; CHECK: vfmax.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}
|
||||||
|
%a = call <vscale x 4 x float> @llvm.riscv.vfmax.nxv4f32.f32(
|
||||||
|
<vscale x 4 x float> %0,
|
||||||
|
float %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 4 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 4 x float> @llvm.riscv.vfmax.mask.nxv4f32.f32(
|
||||||
|
<vscale x 4 x float>,
|
||||||
|
<vscale x 4 x float>,
|
||||||
|
float,
|
||||||
|
<vscale x 4 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 4 x float> @intrinsic_vfmax_mask_vf_nxv4f32_nxv4f32_f32(<vscale x 4 x float> %0, <vscale x 4 x float> %1, float %2, <vscale x 4 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_mask_vf_nxv4f32_nxv4f32_f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m2,ta,mu
|
||||||
|
; CHECK: vfmax.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 4 x float> @llvm.riscv.vfmax.mask.nxv4f32.f32(
|
||||||
|
<vscale x 4 x float> %0,
|
||||||
|
<vscale x 4 x float> %1,
|
||||||
|
float %2,
|
||||||
|
<vscale x 4 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 4 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 8 x float> @llvm.riscv.vfmax.nxv8f32.f32(
|
||||||
|
<vscale x 8 x float>,
|
||||||
|
float,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 8 x float> @intrinsic_vfmax_vf_nxv8f32_nxv8f32_f32(<vscale x 8 x float> %0, float %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_vf_nxv8f32_nxv8f32_f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m4,ta,mu
|
||||||
|
; CHECK: vfmax.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}
|
||||||
|
%a = call <vscale x 8 x float> @llvm.riscv.vfmax.nxv8f32.f32(
|
||||||
|
<vscale x 8 x float> %0,
|
||||||
|
float %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 8 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 8 x float> @llvm.riscv.vfmax.mask.nxv8f32.f32(
|
||||||
|
<vscale x 8 x float>,
|
||||||
|
<vscale x 8 x float>,
|
||||||
|
float,
|
||||||
|
<vscale x 8 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 8 x float> @intrinsic_vfmax_mask_vf_nxv8f32_nxv8f32_f32(<vscale x 8 x float> %0, <vscale x 8 x float> %1, float %2, <vscale x 8 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_mask_vf_nxv8f32_nxv8f32_f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m4,ta,mu
|
||||||
|
; CHECK: vfmax.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 8 x float> @llvm.riscv.vfmax.mask.nxv8f32.f32(
|
||||||
|
<vscale x 8 x float> %0,
|
||||||
|
<vscale x 8 x float> %1,
|
||||||
|
float %2,
|
||||||
|
<vscale x 8 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 8 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 16 x float> @llvm.riscv.vfmax.nxv16f32.f32(
|
||||||
|
<vscale x 16 x float>,
|
||||||
|
float,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 16 x float> @intrinsic_vfmax_vf_nxv16f32_nxv16f32_f32(<vscale x 16 x float> %0, float %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_vf_nxv16f32_nxv16f32_f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m8,ta,mu
|
||||||
|
; CHECK: vfmax.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}
|
||||||
|
%a = call <vscale x 16 x float> @llvm.riscv.vfmax.nxv16f32.f32(
|
||||||
|
<vscale x 16 x float> %0,
|
||||||
|
float %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 16 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 16 x float> @llvm.riscv.vfmax.mask.nxv16f32.f32(
|
||||||
|
<vscale x 16 x float>,
|
||||||
|
<vscale x 16 x float>,
|
||||||
|
float,
|
||||||
|
<vscale x 16 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 16 x float> @intrinsic_vfmax_mask_vf_nxv16f32_nxv16f32_f32(<vscale x 16 x float> %0, <vscale x 16 x float> %1, float %2, <vscale x 16 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmax_mask_vf_nxv16f32_nxv16f32_f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m8,ta,mu
|
||||||
|
; CHECK: vfmax.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 16 x float> @llvm.riscv.vfmax.mask.nxv16f32.f32(
|
||||||
|
<vscale x 16 x float> %0,
|
||||||
|
<vscale x 16 x float> %1,
|
||||||
|
float %2,
|
||||||
|
<vscale x 16 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 16 x float> %a
|
||||||
|
}
|
File diff suppressed because it is too large
Load Diff
|
@ -0,0 +1,881 @@
|
||||||
|
; RUN: llc -mtriple=riscv32 -mattr=+experimental-v,+f,+experimental-zfh -verify-machineinstrs \
|
||||||
|
; RUN: --riscv-no-aliases < %s | FileCheck %s
|
||||||
|
declare <vscale x 1 x half> @llvm.riscv.vfmin.nxv1f16.nxv1f16(
|
||||||
|
<vscale x 1 x half>,
|
||||||
|
<vscale x 1 x half>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 1 x half> @intrinsic_vfmin_vv_nxv1f16_nxv1f16_nxv1f16(<vscale x 1 x half> %0, <vscale x 1 x half> %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_vv_nxv1f16_nxv1f16_nxv1f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,mf4,ta,mu
|
||||||
|
; CHECK: vfmin.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}
|
||||||
|
%a = call <vscale x 1 x half> @llvm.riscv.vfmin.nxv1f16.nxv1f16(
|
||||||
|
<vscale x 1 x half> %0,
|
||||||
|
<vscale x 1 x half> %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 1 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 1 x half> @llvm.riscv.vfmin.mask.nxv1f16.nxv1f16(
|
||||||
|
<vscale x 1 x half>,
|
||||||
|
<vscale x 1 x half>,
|
||||||
|
<vscale x 1 x half>,
|
||||||
|
<vscale x 1 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 1 x half> @intrinsic_vfmin_mask_vv_nxv1f16_nxv1f16_nxv1f16(<vscale x 1 x half> %0, <vscale x 1 x half> %1, <vscale x 1 x half> %2, <vscale x 1 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_mask_vv_nxv1f16_nxv1f16_nxv1f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,mf4,ta,mu
|
||||||
|
; CHECK: vfmin.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 1 x half> @llvm.riscv.vfmin.mask.nxv1f16.nxv1f16(
|
||||||
|
<vscale x 1 x half> %0,
|
||||||
|
<vscale x 1 x half> %1,
|
||||||
|
<vscale x 1 x half> %2,
|
||||||
|
<vscale x 1 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 1 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 2 x half> @llvm.riscv.vfmin.nxv2f16.nxv2f16(
|
||||||
|
<vscale x 2 x half>,
|
||||||
|
<vscale x 2 x half>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 2 x half> @intrinsic_vfmin_vv_nxv2f16_nxv2f16_nxv2f16(<vscale x 2 x half> %0, <vscale x 2 x half> %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_vv_nxv2f16_nxv2f16_nxv2f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,mf2,ta,mu
|
||||||
|
; CHECK: vfmin.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}
|
||||||
|
%a = call <vscale x 2 x half> @llvm.riscv.vfmin.nxv2f16.nxv2f16(
|
||||||
|
<vscale x 2 x half> %0,
|
||||||
|
<vscale x 2 x half> %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 2 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 2 x half> @llvm.riscv.vfmin.mask.nxv2f16.nxv2f16(
|
||||||
|
<vscale x 2 x half>,
|
||||||
|
<vscale x 2 x half>,
|
||||||
|
<vscale x 2 x half>,
|
||||||
|
<vscale x 2 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 2 x half> @intrinsic_vfmin_mask_vv_nxv2f16_nxv2f16_nxv2f16(<vscale x 2 x half> %0, <vscale x 2 x half> %1, <vscale x 2 x half> %2, <vscale x 2 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_mask_vv_nxv2f16_nxv2f16_nxv2f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,mf2,ta,mu
|
||||||
|
; CHECK: vfmin.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 2 x half> @llvm.riscv.vfmin.mask.nxv2f16.nxv2f16(
|
||||||
|
<vscale x 2 x half> %0,
|
||||||
|
<vscale x 2 x half> %1,
|
||||||
|
<vscale x 2 x half> %2,
|
||||||
|
<vscale x 2 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 2 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 4 x half> @llvm.riscv.vfmin.nxv4f16.nxv4f16(
|
||||||
|
<vscale x 4 x half>,
|
||||||
|
<vscale x 4 x half>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 4 x half> @intrinsic_vfmin_vv_nxv4f16_nxv4f16_nxv4f16(<vscale x 4 x half> %0, <vscale x 4 x half> %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_vv_nxv4f16_nxv4f16_nxv4f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m1,ta,mu
|
||||||
|
; CHECK: vfmin.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}
|
||||||
|
%a = call <vscale x 4 x half> @llvm.riscv.vfmin.nxv4f16.nxv4f16(
|
||||||
|
<vscale x 4 x half> %0,
|
||||||
|
<vscale x 4 x half> %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 4 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 4 x half> @llvm.riscv.vfmin.mask.nxv4f16.nxv4f16(
|
||||||
|
<vscale x 4 x half>,
|
||||||
|
<vscale x 4 x half>,
|
||||||
|
<vscale x 4 x half>,
|
||||||
|
<vscale x 4 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 4 x half> @intrinsic_vfmin_mask_vv_nxv4f16_nxv4f16_nxv4f16(<vscale x 4 x half> %0, <vscale x 4 x half> %1, <vscale x 4 x half> %2, <vscale x 4 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_mask_vv_nxv4f16_nxv4f16_nxv4f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m1,ta,mu
|
||||||
|
; CHECK: vfmin.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 4 x half> @llvm.riscv.vfmin.mask.nxv4f16.nxv4f16(
|
||||||
|
<vscale x 4 x half> %0,
|
||||||
|
<vscale x 4 x half> %1,
|
||||||
|
<vscale x 4 x half> %2,
|
||||||
|
<vscale x 4 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 4 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 8 x half> @llvm.riscv.vfmin.nxv8f16.nxv8f16(
|
||||||
|
<vscale x 8 x half>,
|
||||||
|
<vscale x 8 x half>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 8 x half> @intrinsic_vfmin_vv_nxv8f16_nxv8f16_nxv8f16(<vscale x 8 x half> %0, <vscale x 8 x half> %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_vv_nxv8f16_nxv8f16_nxv8f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m2,ta,mu
|
||||||
|
; CHECK: vfmin.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}
|
||||||
|
%a = call <vscale x 8 x half> @llvm.riscv.vfmin.nxv8f16.nxv8f16(
|
||||||
|
<vscale x 8 x half> %0,
|
||||||
|
<vscale x 8 x half> %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 8 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 8 x half> @llvm.riscv.vfmin.mask.nxv8f16.nxv8f16(
|
||||||
|
<vscale x 8 x half>,
|
||||||
|
<vscale x 8 x half>,
|
||||||
|
<vscale x 8 x half>,
|
||||||
|
<vscale x 8 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 8 x half> @intrinsic_vfmin_mask_vv_nxv8f16_nxv8f16_nxv8f16(<vscale x 8 x half> %0, <vscale x 8 x half> %1, <vscale x 8 x half> %2, <vscale x 8 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_mask_vv_nxv8f16_nxv8f16_nxv8f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m2,ta,mu
|
||||||
|
; CHECK: vfmin.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 8 x half> @llvm.riscv.vfmin.mask.nxv8f16.nxv8f16(
|
||||||
|
<vscale x 8 x half> %0,
|
||||||
|
<vscale x 8 x half> %1,
|
||||||
|
<vscale x 8 x half> %2,
|
||||||
|
<vscale x 8 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 8 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 16 x half> @llvm.riscv.vfmin.nxv16f16.nxv16f16(
|
||||||
|
<vscale x 16 x half>,
|
||||||
|
<vscale x 16 x half>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 16 x half> @intrinsic_vfmin_vv_nxv16f16_nxv16f16_nxv16f16(<vscale x 16 x half> %0, <vscale x 16 x half> %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_vv_nxv16f16_nxv16f16_nxv16f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m4,ta,mu
|
||||||
|
; CHECK: vfmin.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}
|
||||||
|
%a = call <vscale x 16 x half> @llvm.riscv.vfmin.nxv16f16.nxv16f16(
|
||||||
|
<vscale x 16 x half> %0,
|
||||||
|
<vscale x 16 x half> %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 16 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 16 x half> @llvm.riscv.vfmin.mask.nxv16f16.nxv16f16(
|
||||||
|
<vscale x 16 x half>,
|
||||||
|
<vscale x 16 x half>,
|
||||||
|
<vscale x 16 x half>,
|
||||||
|
<vscale x 16 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 16 x half> @intrinsic_vfmin_mask_vv_nxv16f16_nxv16f16_nxv16f16(<vscale x 16 x half> %0, <vscale x 16 x half> %1, <vscale x 16 x half> %2, <vscale x 16 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_mask_vv_nxv16f16_nxv16f16_nxv16f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m4,ta,mu
|
||||||
|
; CHECK: vfmin.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 16 x half> @llvm.riscv.vfmin.mask.nxv16f16.nxv16f16(
|
||||||
|
<vscale x 16 x half> %0,
|
||||||
|
<vscale x 16 x half> %1,
|
||||||
|
<vscale x 16 x half> %2,
|
||||||
|
<vscale x 16 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 16 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 32 x half> @llvm.riscv.vfmin.nxv32f16.nxv32f16(
|
||||||
|
<vscale x 32 x half>,
|
||||||
|
<vscale x 32 x half>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 32 x half> @intrinsic_vfmin_vv_nxv32f16_nxv32f16_nxv32f16(<vscale x 32 x half> %0, <vscale x 32 x half> %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_vv_nxv32f16_nxv32f16_nxv32f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m8,ta,mu
|
||||||
|
; CHECK: vfmin.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}
|
||||||
|
%a = call <vscale x 32 x half> @llvm.riscv.vfmin.nxv32f16.nxv32f16(
|
||||||
|
<vscale x 32 x half> %0,
|
||||||
|
<vscale x 32 x half> %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 32 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 32 x half> @llvm.riscv.vfmin.mask.nxv32f16.nxv32f16(
|
||||||
|
<vscale x 32 x half>,
|
||||||
|
<vscale x 32 x half>,
|
||||||
|
<vscale x 32 x half>,
|
||||||
|
<vscale x 32 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 32 x half> @intrinsic_vfmin_mask_vv_nxv32f16_nxv32f16_nxv32f16(<vscale x 32 x half> %0, <vscale x 32 x half> %1, <vscale x 32 x half> %2, <vscale x 32 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_mask_vv_nxv32f16_nxv32f16_nxv32f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m8,ta,mu
|
||||||
|
; CHECK: vfmin.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 32 x half> @llvm.riscv.vfmin.mask.nxv32f16.nxv32f16(
|
||||||
|
<vscale x 32 x half> %0,
|
||||||
|
<vscale x 32 x half> %1,
|
||||||
|
<vscale x 32 x half> %2,
|
||||||
|
<vscale x 32 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 32 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 1 x float> @llvm.riscv.vfmin.nxv1f32.nxv1f32(
|
||||||
|
<vscale x 1 x float>,
|
||||||
|
<vscale x 1 x float>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 1 x float> @intrinsic_vfmin_vv_nxv1f32_nxv1f32_nxv1f32(<vscale x 1 x float> %0, <vscale x 1 x float> %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_vv_nxv1f32_nxv1f32_nxv1f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,mf2,ta,mu
|
||||||
|
; CHECK: vfmin.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}
|
||||||
|
%a = call <vscale x 1 x float> @llvm.riscv.vfmin.nxv1f32.nxv1f32(
|
||||||
|
<vscale x 1 x float> %0,
|
||||||
|
<vscale x 1 x float> %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 1 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 1 x float> @llvm.riscv.vfmin.mask.nxv1f32.nxv1f32(
|
||||||
|
<vscale x 1 x float>,
|
||||||
|
<vscale x 1 x float>,
|
||||||
|
<vscale x 1 x float>,
|
||||||
|
<vscale x 1 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 1 x float> @intrinsic_vfmin_mask_vv_nxv1f32_nxv1f32_nxv1f32(<vscale x 1 x float> %0, <vscale x 1 x float> %1, <vscale x 1 x float> %2, <vscale x 1 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_mask_vv_nxv1f32_nxv1f32_nxv1f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,mf2,ta,mu
|
||||||
|
; CHECK: vfmin.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 1 x float> @llvm.riscv.vfmin.mask.nxv1f32.nxv1f32(
|
||||||
|
<vscale x 1 x float> %0,
|
||||||
|
<vscale x 1 x float> %1,
|
||||||
|
<vscale x 1 x float> %2,
|
||||||
|
<vscale x 1 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 1 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 2 x float> @llvm.riscv.vfmin.nxv2f32.nxv2f32(
|
||||||
|
<vscale x 2 x float>,
|
||||||
|
<vscale x 2 x float>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 2 x float> @intrinsic_vfmin_vv_nxv2f32_nxv2f32_nxv2f32(<vscale x 2 x float> %0, <vscale x 2 x float> %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_vv_nxv2f32_nxv2f32_nxv2f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m1,ta,mu
|
||||||
|
; CHECK: vfmin.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}
|
||||||
|
%a = call <vscale x 2 x float> @llvm.riscv.vfmin.nxv2f32.nxv2f32(
|
||||||
|
<vscale x 2 x float> %0,
|
||||||
|
<vscale x 2 x float> %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 2 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 2 x float> @llvm.riscv.vfmin.mask.nxv2f32.nxv2f32(
|
||||||
|
<vscale x 2 x float>,
|
||||||
|
<vscale x 2 x float>,
|
||||||
|
<vscale x 2 x float>,
|
||||||
|
<vscale x 2 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 2 x float> @intrinsic_vfmin_mask_vv_nxv2f32_nxv2f32_nxv2f32(<vscale x 2 x float> %0, <vscale x 2 x float> %1, <vscale x 2 x float> %2, <vscale x 2 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_mask_vv_nxv2f32_nxv2f32_nxv2f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m1,ta,mu
|
||||||
|
; CHECK: vfmin.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 2 x float> @llvm.riscv.vfmin.mask.nxv2f32.nxv2f32(
|
||||||
|
<vscale x 2 x float> %0,
|
||||||
|
<vscale x 2 x float> %1,
|
||||||
|
<vscale x 2 x float> %2,
|
||||||
|
<vscale x 2 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 2 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 4 x float> @llvm.riscv.vfmin.nxv4f32.nxv4f32(
|
||||||
|
<vscale x 4 x float>,
|
||||||
|
<vscale x 4 x float>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 4 x float> @intrinsic_vfmin_vv_nxv4f32_nxv4f32_nxv4f32(<vscale x 4 x float> %0, <vscale x 4 x float> %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_vv_nxv4f32_nxv4f32_nxv4f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m2,ta,mu
|
||||||
|
; CHECK: vfmin.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}
|
||||||
|
%a = call <vscale x 4 x float> @llvm.riscv.vfmin.nxv4f32.nxv4f32(
|
||||||
|
<vscale x 4 x float> %0,
|
||||||
|
<vscale x 4 x float> %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 4 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 4 x float> @llvm.riscv.vfmin.mask.nxv4f32.nxv4f32(
|
||||||
|
<vscale x 4 x float>,
|
||||||
|
<vscale x 4 x float>,
|
||||||
|
<vscale x 4 x float>,
|
||||||
|
<vscale x 4 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 4 x float> @intrinsic_vfmin_mask_vv_nxv4f32_nxv4f32_nxv4f32(<vscale x 4 x float> %0, <vscale x 4 x float> %1, <vscale x 4 x float> %2, <vscale x 4 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_mask_vv_nxv4f32_nxv4f32_nxv4f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m2,ta,mu
|
||||||
|
; CHECK: vfmin.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 4 x float> @llvm.riscv.vfmin.mask.nxv4f32.nxv4f32(
|
||||||
|
<vscale x 4 x float> %0,
|
||||||
|
<vscale x 4 x float> %1,
|
||||||
|
<vscale x 4 x float> %2,
|
||||||
|
<vscale x 4 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 4 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 8 x float> @llvm.riscv.vfmin.nxv8f32.nxv8f32(
|
||||||
|
<vscale x 8 x float>,
|
||||||
|
<vscale x 8 x float>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 8 x float> @intrinsic_vfmin_vv_nxv8f32_nxv8f32_nxv8f32(<vscale x 8 x float> %0, <vscale x 8 x float> %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_vv_nxv8f32_nxv8f32_nxv8f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m4,ta,mu
|
||||||
|
; CHECK: vfmin.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}
|
||||||
|
%a = call <vscale x 8 x float> @llvm.riscv.vfmin.nxv8f32.nxv8f32(
|
||||||
|
<vscale x 8 x float> %0,
|
||||||
|
<vscale x 8 x float> %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 8 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 8 x float> @llvm.riscv.vfmin.mask.nxv8f32.nxv8f32(
|
||||||
|
<vscale x 8 x float>,
|
||||||
|
<vscale x 8 x float>,
|
||||||
|
<vscale x 8 x float>,
|
||||||
|
<vscale x 8 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 8 x float> @intrinsic_vfmin_mask_vv_nxv8f32_nxv8f32_nxv8f32(<vscale x 8 x float> %0, <vscale x 8 x float> %1, <vscale x 8 x float> %2, <vscale x 8 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_mask_vv_nxv8f32_nxv8f32_nxv8f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m4,ta,mu
|
||||||
|
; CHECK: vfmin.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 8 x float> @llvm.riscv.vfmin.mask.nxv8f32.nxv8f32(
|
||||||
|
<vscale x 8 x float> %0,
|
||||||
|
<vscale x 8 x float> %1,
|
||||||
|
<vscale x 8 x float> %2,
|
||||||
|
<vscale x 8 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 8 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 16 x float> @llvm.riscv.vfmin.nxv16f32.nxv16f32(
|
||||||
|
<vscale x 16 x float>,
|
||||||
|
<vscale x 16 x float>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 16 x float> @intrinsic_vfmin_vv_nxv16f32_nxv16f32_nxv16f32(<vscale x 16 x float> %0, <vscale x 16 x float> %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_vv_nxv16f32_nxv16f32_nxv16f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m8,ta,mu
|
||||||
|
; CHECK: vfmin.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}
|
||||||
|
%a = call <vscale x 16 x float> @llvm.riscv.vfmin.nxv16f32.nxv16f32(
|
||||||
|
<vscale x 16 x float> %0,
|
||||||
|
<vscale x 16 x float> %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 16 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 16 x float> @llvm.riscv.vfmin.mask.nxv16f32.nxv16f32(
|
||||||
|
<vscale x 16 x float>,
|
||||||
|
<vscale x 16 x float>,
|
||||||
|
<vscale x 16 x float>,
|
||||||
|
<vscale x 16 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 16 x float> @intrinsic_vfmin_mask_vv_nxv16f32_nxv16f32_nxv16f32(<vscale x 16 x float> %0, <vscale x 16 x float> %1, <vscale x 16 x float> %2, <vscale x 16 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_mask_vv_nxv16f32_nxv16f32_nxv16f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m8,ta,mu
|
||||||
|
; CHECK: vfmin.vv {{v[0-9]+}}, {{v[0-9]+}}, {{v[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 16 x float> @llvm.riscv.vfmin.mask.nxv16f32.nxv16f32(
|
||||||
|
<vscale x 16 x float> %0,
|
||||||
|
<vscale x 16 x float> %1,
|
||||||
|
<vscale x 16 x float> %2,
|
||||||
|
<vscale x 16 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 16 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 1 x half> @llvm.riscv.vfmin.nxv1f16.f16(
|
||||||
|
<vscale x 1 x half>,
|
||||||
|
half,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 1 x half> @intrinsic_vfmin_vf_nxv1f16_nxv1f16_f16(<vscale x 1 x half> %0, half %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_vf_nxv1f16_nxv1f16_f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,mf4,ta,mu
|
||||||
|
; CHECK: vfmin.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}
|
||||||
|
%a = call <vscale x 1 x half> @llvm.riscv.vfmin.nxv1f16.f16(
|
||||||
|
<vscale x 1 x half> %0,
|
||||||
|
half %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 1 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 1 x half> @llvm.riscv.vfmin.mask.nxv1f16.f16(
|
||||||
|
<vscale x 1 x half>,
|
||||||
|
<vscale x 1 x half>,
|
||||||
|
half,
|
||||||
|
<vscale x 1 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 1 x half> @intrinsic_vfmin_mask_vf_nxv1f16_nxv1f16_f16(<vscale x 1 x half> %0, <vscale x 1 x half> %1, half %2, <vscale x 1 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_mask_vf_nxv1f16_nxv1f16_f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,mf4,ta,mu
|
||||||
|
; CHECK: vfmin.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 1 x half> @llvm.riscv.vfmin.mask.nxv1f16.f16(
|
||||||
|
<vscale x 1 x half> %0,
|
||||||
|
<vscale x 1 x half> %1,
|
||||||
|
half %2,
|
||||||
|
<vscale x 1 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 1 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 2 x half> @llvm.riscv.vfmin.nxv2f16.f16(
|
||||||
|
<vscale x 2 x half>,
|
||||||
|
half,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 2 x half> @intrinsic_vfmin_vf_nxv2f16_nxv2f16_f16(<vscale x 2 x half> %0, half %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_vf_nxv2f16_nxv2f16_f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,mf2,ta,mu
|
||||||
|
; CHECK: vfmin.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}
|
||||||
|
%a = call <vscale x 2 x half> @llvm.riscv.vfmin.nxv2f16.f16(
|
||||||
|
<vscale x 2 x half> %0,
|
||||||
|
half %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 2 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 2 x half> @llvm.riscv.vfmin.mask.nxv2f16.f16(
|
||||||
|
<vscale x 2 x half>,
|
||||||
|
<vscale x 2 x half>,
|
||||||
|
half,
|
||||||
|
<vscale x 2 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 2 x half> @intrinsic_vfmin_mask_vf_nxv2f16_nxv2f16_f16(<vscale x 2 x half> %0, <vscale x 2 x half> %1, half %2, <vscale x 2 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_mask_vf_nxv2f16_nxv2f16_f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,mf2,ta,mu
|
||||||
|
; CHECK: vfmin.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 2 x half> @llvm.riscv.vfmin.mask.nxv2f16.f16(
|
||||||
|
<vscale x 2 x half> %0,
|
||||||
|
<vscale x 2 x half> %1,
|
||||||
|
half %2,
|
||||||
|
<vscale x 2 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 2 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 4 x half> @llvm.riscv.vfmin.nxv4f16.f16(
|
||||||
|
<vscale x 4 x half>,
|
||||||
|
half,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 4 x half> @intrinsic_vfmin_vf_nxv4f16_nxv4f16_f16(<vscale x 4 x half> %0, half %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_vf_nxv4f16_nxv4f16_f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m1,ta,mu
|
||||||
|
; CHECK: vfmin.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}
|
||||||
|
%a = call <vscale x 4 x half> @llvm.riscv.vfmin.nxv4f16.f16(
|
||||||
|
<vscale x 4 x half> %0,
|
||||||
|
half %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 4 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 4 x half> @llvm.riscv.vfmin.mask.nxv4f16.f16(
|
||||||
|
<vscale x 4 x half>,
|
||||||
|
<vscale x 4 x half>,
|
||||||
|
half,
|
||||||
|
<vscale x 4 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 4 x half> @intrinsic_vfmin_mask_vf_nxv4f16_nxv4f16_f16(<vscale x 4 x half> %0, <vscale x 4 x half> %1, half %2, <vscale x 4 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_mask_vf_nxv4f16_nxv4f16_f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m1,ta,mu
|
||||||
|
; CHECK: vfmin.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 4 x half> @llvm.riscv.vfmin.mask.nxv4f16.f16(
|
||||||
|
<vscale x 4 x half> %0,
|
||||||
|
<vscale x 4 x half> %1,
|
||||||
|
half %2,
|
||||||
|
<vscale x 4 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 4 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 8 x half> @llvm.riscv.vfmin.nxv8f16.f16(
|
||||||
|
<vscale x 8 x half>,
|
||||||
|
half,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 8 x half> @intrinsic_vfmin_vf_nxv8f16_nxv8f16_f16(<vscale x 8 x half> %0, half %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_vf_nxv8f16_nxv8f16_f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m2,ta,mu
|
||||||
|
; CHECK: vfmin.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}
|
||||||
|
%a = call <vscale x 8 x half> @llvm.riscv.vfmin.nxv8f16.f16(
|
||||||
|
<vscale x 8 x half> %0,
|
||||||
|
half %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 8 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 8 x half> @llvm.riscv.vfmin.mask.nxv8f16.f16(
|
||||||
|
<vscale x 8 x half>,
|
||||||
|
<vscale x 8 x half>,
|
||||||
|
half,
|
||||||
|
<vscale x 8 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 8 x half> @intrinsic_vfmin_mask_vf_nxv8f16_nxv8f16_f16(<vscale x 8 x half> %0, <vscale x 8 x half> %1, half %2, <vscale x 8 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_mask_vf_nxv8f16_nxv8f16_f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m2,ta,mu
|
||||||
|
; CHECK: vfmin.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 8 x half> @llvm.riscv.vfmin.mask.nxv8f16.f16(
|
||||||
|
<vscale x 8 x half> %0,
|
||||||
|
<vscale x 8 x half> %1,
|
||||||
|
half %2,
|
||||||
|
<vscale x 8 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 8 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 16 x half> @llvm.riscv.vfmin.nxv16f16.f16(
|
||||||
|
<vscale x 16 x half>,
|
||||||
|
half,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 16 x half> @intrinsic_vfmin_vf_nxv16f16_nxv16f16_f16(<vscale x 16 x half> %0, half %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_vf_nxv16f16_nxv16f16_f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m4,ta,mu
|
||||||
|
; CHECK: vfmin.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}
|
||||||
|
%a = call <vscale x 16 x half> @llvm.riscv.vfmin.nxv16f16.f16(
|
||||||
|
<vscale x 16 x half> %0,
|
||||||
|
half %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 16 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 16 x half> @llvm.riscv.vfmin.mask.nxv16f16.f16(
|
||||||
|
<vscale x 16 x half>,
|
||||||
|
<vscale x 16 x half>,
|
||||||
|
half,
|
||||||
|
<vscale x 16 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 16 x half> @intrinsic_vfmin_mask_vf_nxv16f16_nxv16f16_f16(<vscale x 16 x half> %0, <vscale x 16 x half> %1, half %2, <vscale x 16 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_mask_vf_nxv16f16_nxv16f16_f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m4,ta,mu
|
||||||
|
; CHECK: vfmin.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 16 x half> @llvm.riscv.vfmin.mask.nxv16f16.f16(
|
||||||
|
<vscale x 16 x half> %0,
|
||||||
|
<vscale x 16 x half> %1,
|
||||||
|
half %2,
|
||||||
|
<vscale x 16 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 16 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 32 x half> @llvm.riscv.vfmin.nxv32f16.f16(
|
||||||
|
<vscale x 32 x half>,
|
||||||
|
half,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 32 x half> @intrinsic_vfmin_vf_nxv32f16_nxv32f16_f16(<vscale x 32 x half> %0, half %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_vf_nxv32f16_nxv32f16_f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m8,ta,mu
|
||||||
|
; CHECK: vfmin.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}
|
||||||
|
%a = call <vscale x 32 x half> @llvm.riscv.vfmin.nxv32f16.f16(
|
||||||
|
<vscale x 32 x half> %0,
|
||||||
|
half %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 32 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 32 x half> @llvm.riscv.vfmin.mask.nxv32f16.f16(
|
||||||
|
<vscale x 32 x half>,
|
||||||
|
<vscale x 32 x half>,
|
||||||
|
half,
|
||||||
|
<vscale x 32 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 32 x half> @intrinsic_vfmin_mask_vf_nxv32f16_nxv32f16_f16(<vscale x 32 x half> %0, <vscale x 32 x half> %1, half %2, <vscale x 32 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_mask_vf_nxv32f16_nxv32f16_f16
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e16,m8,ta,mu
|
||||||
|
; CHECK: vfmin.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 32 x half> @llvm.riscv.vfmin.mask.nxv32f16.f16(
|
||||||
|
<vscale x 32 x half> %0,
|
||||||
|
<vscale x 32 x half> %1,
|
||||||
|
half %2,
|
||||||
|
<vscale x 32 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 32 x half> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 1 x float> @llvm.riscv.vfmin.nxv1f32.f32(
|
||||||
|
<vscale x 1 x float>,
|
||||||
|
float,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 1 x float> @intrinsic_vfmin_vf_nxv1f32_nxv1f32_f32(<vscale x 1 x float> %0, float %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_vf_nxv1f32_nxv1f32_f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,mf2,ta,mu
|
||||||
|
; CHECK: vfmin.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}
|
||||||
|
%a = call <vscale x 1 x float> @llvm.riscv.vfmin.nxv1f32.f32(
|
||||||
|
<vscale x 1 x float> %0,
|
||||||
|
float %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 1 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 1 x float> @llvm.riscv.vfmin.mask.nxv1f32.f32(
|
||||||
|
<vscale x 1 x float>,
|
||||||
|
<vscale x 1 x float>,
|
||||||
|
float,
|
||||||
|
<vscale x 1 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 1 x float> @intrinsic_vfmin_mask_vf_nxv1f32_nxv1f32_f32(<vscale x 1 x float> %0, <vscale x 1 x float> %1, float %2, <vscale x 1 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_mask_vf_nxv1f32_nxv1f32_f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,mf2,ta,mu
|
||||||
|
; CHECK: vfmin.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 1 x float> @llvm.riscv.vfmin.mask.nxv1f32.f32(
|
||||||
|
<vscale x 1 x float> %0,
|
||||||
|
<vscale x 1 x float> %1,
|
||||||
|
float %2,
|
||||||
|
<vscale x 1 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 1 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 2 x float> @llvm.riscv.vfmin.nxv2f32.f32(
|
||||||
|
<vscale x 2 x float>,
|
||||||
|
float,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 2 x float> @intrinsic_vfmin_vf_nxv2f32_nxv2f32_f32(<vscale x 2 x float> %0, float %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_vf_nxv2f32_nxv2f32_f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m1,ta,mu
|
||||||
|
; CHECK: vfmin.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}
|
||||||
|
%a = call <vscale x 2 x float> @llvm.riscv.vfmin.nxv2f32.f32(
|
||||||
|
<vscale x 2 x float> %0,
|
||||||
|
float %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 2 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 2 x float> @llvm.riscv.vfmin.mask.nxv2f32.f32(
|
||||||
|
<vscale x 2 x float>,
|
||||||
|
<vscale x 2 x float>,
|
||||||
|
float,
|
||||||
|
<vscale x 2 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 2 x float> @intrinsic_vfmin_mask_vf_nxv2f32_nxv2f32_f32(<vscale x 2 x float> %0, <vscale x 2 x float> %1, float %2, <vscale x 2 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_mask_vf_nxv2f32_nxv2f32_f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m1,ta,mu
|
||||||
|
; CHECK: vfmin.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 2 x float> @llvm.riscv.vfmin.mask.nxv2f32.f32(
|
||||||
|
<vscale x 2 x float> %0,
|
||||||
|
<vscale x 2 x float> %1,
|
||||||
|
float %2,
|
||||||
|
<vscale x 2 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 2 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 4 x float> @llvm.riscv.vfmin.nxv4f32.f32(
|
||||||
|
<vscale x 4 x float>,
|
||||||
|
float,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 4 x float> @intrinsic_vfmin_vf_nxv4f32_nxv4f32_f32(<vscale x 4 x float> %0, float %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_vf_nxv4f32_nxv4f32_f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m2,ta,mu
|
||||||
|
; CHECK: vfmin.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}
|
||||||
|
%a = call <vscale x 4 x float> @llvm.riscv.vfmin.nxv4f32.f32(
|
||||||
|
<vscale x 4 x float> %0,
|
||||||
|
float %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 4 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 4 x float> @llvm.riscv.vfmin.mask.nxv4f32.f32(
|
||||||
|
<vscale x 4 x float>,
|
||||||
|
<vscale x 4 x float>,
|
||||||
|
float,
|
||||||
|
<vscale x 4 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 4 x float> @intrinsic_vfmin_mask_vf_nxv4f32_nxv4f32_f32(<vscale x 4 x float> %0, <vscale x 4 x float> %1, float %2, <vscale x 4 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_mask_vf_nxv4f32_nxv4f32_f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m2,ta,mu
|
||||||
|
; CHECK: vfmin.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 4 x float> @llvm.riscv.vfmin.mask.nxv4f32.f32(
|
||||||
|
<vscale x 4 x float> %0,
|
||||||
|
<vscale x 4 x float> %1,
|
||||||
|
float %2,
|
||||||
|
<vscale x 4 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 4 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 8 x float> @llvm.riscv.vfmin.nxv8f32.f32(
|
||||||
|
<vscale x 8 x float>,
|
||||||
|
float,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 8 x float> @intrinsic_vfmin_vf_nxv8f32_nxv8f32_f32(<vscale x 8 x float> %0, float %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_vf_nxv8f32_nxv8f32_f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m4,ta,mu
|
||||||
|
; CHECK: vfmin.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}
|
||||||
|
%a = call <vscale x 8 x float> @llvm.riscv.vfmin.nxv8f32.f32(
|
||||||
|
<vscale x 8 x float> %0,
|
||||||
|
float %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 8 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 8 x float> @llvm.riscv.vfmin.mask.nxv8f32.f32(
|
||||||
|
<vscale x 8 x float>,
|
||||||
|
<vscale x 8 x float>,
|
||||||
|
float,
|
||||||
|
<vscale x 8 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 8 x float> @intrinsic_vfmin_mask_vf_nxv8f32_nxv8f32_f32(<vscale x 8 x float> %0, <vscale x 8 x float> %1, float %2, <vscale x 8 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_mask_vf_nxv8f32_nxv8f32_f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m4,ta,mu
|
||||||
|
; CHECK: vfmin.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 8 x float> @llvm.riscv.vfmin.mask.nxv8f32.f32(
|
||||||
|
<vscale x 8 x float> %0,
|
||||||
|
<vscale x 8 x float> %1,
|
||||||
|
float %2,
|
||||||
|
<vscale x 8 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 8 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 16 x float> @llvm.riscv.vfmin.nxv16f32.f32(
|
||||||
|
<vscale x 16 x float>,
|
||||||
|
float,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 16 x float> @intrinsic_vfmin_vf_nxv16f32_nxv16f32_f32(<vscale x 16 x float> %0, float %1, i32 %2) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_vf_nxv16f32_nxv16f32_f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m8,ta,mu
|
||||||
|
; CHECK: vfmin.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}
|
||||||
|
%a = call <vscale x 16 x float> @llvm.riscv.vfmin.nxv16f32.f32(
|
||||||
|
<vscale x 16 x float> %0,
|
||||||
|
float %1,
|
||||||
|
i32 %2)
|
||||||
|
|
||||||
|
ret <vscale x 16 x float> %a
|
||||||
|
}
|
||||||
|
|
||||||
|
declare <vscale x 16 x float> @llvm.riscv.vfmin.mask.nxv16f32.f32(
|
||||||
|
<vscale x 16 x float>,
|
||||||
|
<vscale x 16 x float>,
|
||||||
|
float,
|
||||||
|
<vscale x 16 x i1>,
|
||||||
|
i32);
|
||||||
|
|
||||||
|
define <vscale x 16 x float> @intrinsic_vfmin_mask_vf_nxv16f32_nxv16f32_f32(<vscale x 16 x float> %0, <vscale x 16 x float> %1, float %2, <vscale x 16 x i1> %3, i32 %4) nounwind {
|
||||||
|
entry:
|
||||||
|
; CHECK-LABEL: intrinsic_vfmin_mask_vf_nxv16f32_nxv16f32_f32
|
||||||
|
; CHECK: vsetvli {{.*}}, {{a[0-9]+}}, e32,m8,ta,mu
|
||||||
|
; CHECK: vfmin.vf {{v[0-9]+}}, {{v[0-9]+}}, {{(a|ft)[0-9]+}}, v0.t
|
||||||
|
%a = call <vscale x 16 x float> @llvm.riscv.vfmin.mask.nxv16f32.f32(
|
||||||
|
<vscale x 16 x float> %0,
|
||||||
|
<vscale x 16 x float> %1,
|
||||||
|
float %2,
|
||||||
|
<vscale x 16 x i1> %3,
|
||||||
|
i32 %4)
|
||||||
|
|
||||||
|
ret <vscale x 16 x float> %a
|
||||||
|
}
|
File diff suppressed because it is too large
Load Diff
Loading…
Reference in New Issue